在考虑配电网(PDN)阻抗与同时开关噪声(SSN)和电磁兼容性(EMC)的关系时,了解去耦合的影响至关重要。如果一个PCB的功率完整性或去耦合特性较差,例如高PDN阻抗, 就会产生SSN和EMC问题。本文将通过实际案例,来证实PCB的PDN阻抗、SSN和EMC之间的关系。分析和结果测试的原型为下面两个版本:一个由晶体振荡器提供外部50MHz参考的FPGA;三个主要接口:350MHz时钟速率的DDR2 SDRAM、150MHz的ADC数据总线和100MHz 的以太网。所有这些元器件都由1.8V降压转换器供电。通过表1中列出的测试案例,可以了解去耦合(包括PCB叠层和电容器)对SSN和EMC的影
在考虑配电网(PDN)阻抗与同时开关噪声(SSN)和电磁兼容性(EMC)的关系时,了解去耦合的影响至关重要。如果一个PCB的功率完整性或去耦合特性较差,例如高PDN阻抗, 就会产生SSN和EMC问题。本文将通过实际案例,来证实PCB的PDN阻抗、SSN和EMC之间的关系。本文通过实际案例,来证实PCB的PDN阻抗、SSN和EMC之间的关系。在考虑配电网(PDN)阻抗与同时开关噪声(SSN)和电磁兼容性(EMC)的关系时,了解去耦合的影响至关重要。如果一个PCB的功率完整性或去耦合特性较差,例如高PDN阻抗, 就会产生SSN和EMC问题。本文将通过实际案例,来证实PCB的PDN阻抗
中心议题: 710 MHz双天线的设计 S参数的去耦合分析 等效耦合器的设计 710 MHz的LTE双天线与去耦合网络的联合仿真解决方案: 等效耦合器的设计为了满足LTE在高数据率和高系统容量方面的需求,LTE系统支持多天线MIMO(Multiple Input Multiple Output)技术,在发射端和接收端同时使用多个天线进行接收和发射,将不可避免地引起多个天线之间的相互耦合,导致天线之间的相关性减小,从而降低通信容量,而且也会降低天线的辐射效率。这种耦合在移动终端天线上表现得尤为明显。通常为了降低天线之间的耦合,要求增大天线之间的
中心议题: 710 MHz双天线的设计 S参数的去耦合分析 等效耦合器的设计 710 MHz的LTE双天线与去耦合网络的联合仿真解决方案: 等效耦合器的设计为了满足LTE在高数据率和高系统容量方面的需求,LTE系统支持多天线MIMO(Multiple Input Multiple Output)技术,在发射端和接收端同时使用多个天线进行接收和发射,将不可避免地引起多个天线之间的相互耦合,导致天线之间的相关性减小,从而降低通信容量,而且也会降低天线的辐射效率。这种耦合在移动终端天线上表现得尤为明显。通常为了降低天线之间的耦合,要求增大天线之间的